دانلود ترجمه مقاله تعیین مشخصه های اینورتر تراشه هاى نیمه هادى

۱۳۹۳/۱۰/۰۸
نويسنده:

دانلود ترجمه مقاله تعیین مشخصه های اینورتر تراشه هاى نیمه هادى

  • عنوان انگلیسی مقاله: Characterization for Novel Non-traditional CMOS Inverter Composed of a Junctionless NMOSFET and a Gated N+-N–P Transistor
  • عنوان فارسی مقاله: تعیین مشخصه های اینورتر تراشه هاى نیمه هادى اکسید فلزى تکمیلى غیر-معمولی جدید، ساخته شده از یک بدون اتصال و یک ترانزیستور کنترل شده.
  • دسته: برق و الکترونیک
  • فرمت فایل ترجمه شده: WORD (قابل ویرایش)
  • تعداد صفحات فایل ترجمه شده: ۸
  • جهت دانلود رایگان نسخه انگلیسی این مقاله اینجا کلیک نمایید
  • ترجمه ی سلیس و روان مقاله آماده ی خرید می باشد.
چکیده ترجمه:
۱-مقدمه:
همزمان با ادامه توسعه ی تکنولوژی نیمه هادی ها، وسایل منطقی نیمه هادی اکسید-فلزی مکمل (CMOS)، در مدارات دیجیتال و نیز ساخت آی-سی ها در مقیاس های بسیاربزرگ (VLSI)، استفاده می شود؛ و این بدلیل مصرف توان استاتیک کم و کاهش نویز خوب آن می باشد. بدبختانه، پردازش پیچیده، هزینه های ساخت زیاد، و پویایی تطبیق نیافته، مسایل جدی وسایل منطقی CMOS سیلیکونی می باشند. همچنین، زمانی که ابعاد وسایل کوچک می شوند، به نظر می رسد که پهنای بیشتر PMOSFETها به سختی بتوانند به چگالی زیاد ساخت مدار مجتمع، دست یابند. تعدادی چند از مطالعات بر روی CMOS گزارش شدند که می توانند مشکلات گفته شده در بالا را _مثلا ساخت وسیله بر روی لایه سلیکون-روی-عایق (SOI) [1]، و روی سطح ژرمانیوم روی عایق (GeOI)[2]، و یا روی مواد III-V [3] و [۴]، یا استفاده از تکنولوژی مهندسی فشار و ساخت آی-سی سه بعدی [۵] _ را آسان کنند. با این حال، مسایل مربوط به جبران سازی پهنای PMOSFET و فرآیندهای پیچیده ی آن هنوز باقی است.
در دهه ۱۹۸۰، Yasuhisa Omura ترانزیستور گیت-جدا نوع-دوقطبی غیر مستقیم جانبی (LUBISTOR) را [۶] و [۷] که همانند یک دیود P-I-N کنترل شده کار می کرد، معرفی کرد. همچنین، ترانزیستورهای اثر میدان تونلی P-I-N(TFET) بخاطر مصرف توان پایینشان، تا بامروز مورد استقبال قرار گرفته اند. این به خاطر نوسان زیرآستانه ی سراشیبی (S.S.) و نسبت جریان ION/loFF بالای [۸] و [۹] مزایای TFETها برای مقیاس بندی ولتاژ منبع توان، می باشد. اخیرا، JL NMOSFTها [۱۰] هم بسیار پر طرفدار بوده اند. نداشتن اتصال، ساخت آنها را به دلیل نبود اتصالات سورس/درین S/D آسانتر کرده است. به علاوه، زمانی که ابعاد وسیله کوچکتر می شوند، اثرات کانال-کوتاه (SCE) و کاهش مانع القای-درین (DIBL)، می تواند به اندازه ی کافی در JL NMOSFETها کاهش داده شود.

جهت دانلود محصول اینجا کلیک نماییدپشتیبانی
Link: http://www.getf.ir/?p=4195

بروز رساني: ۱۳۹۸/۰۱/۰۶ در ۶:۳۰ ب.ظ

دیدگاهتان را بنویسید